]> icculus.org git repositories - btb/d2x.git/blob - arch/dos/vgaregs.inc
use the orientation parameter of g3_draw_bitmap
[btb/d2x.git] / arch / dos / vgaregs.inc
1 ;THE COMPUTER CODE CONTAINED HEREIN IS THE SOLE PROPERTY OF PARALLAX
2 ;SOFTWARE CORPORATION ("PARALLAX").  PARALLAX, IN DISTRIBUTING THE CODE TO
3 ;END-USERS, AND SUBJECT TO ALL OF THE TERMS AND CONDITIONS HEREIN, GRANTS A
4 ;ROYALTY-FREE, PERPETUAL LICENSE TO SUCH END-USERS FOR USE BY SUCH END-USERS
5 ;IN USING, DISPLAYING,  AND CREATING DERIVATIVE WORKS THEREOF, SO LONG AS
6 ;SUCH USE, DISPLAY OR CREATION IS FOR NON-COMMERCIAL, ROYALTY OR REVENUE
7 ;FREE PURPOSES.  IN NO EVENT SHALL THE END-USER USE THE COMPUTER CODE
8 ;CONTAINED HEREIN FOR REVENUE-BEARING PURPOSES.  THE END-USER UNDERSTANDS
9 ;AND AGREES TO THE TERMS HEREIN AND ACCEPTS THE SAME BY USE OF THIS FILE.  
10 ;COPYRIGHT 1993-1998 PARALLAX SOFTWARE CORPORATION.  ALL RIGHTS RESERVED.
11 ;
12 ;
13 ; Readable descriptions of VGA ports.
14 ;
15
16 ;
17 ;
18
19
20 %define MISC_OUTPUT     03c2h             ;Miscellaneous Output register
21 %define MAP_MASK        02h               ;index in SC of Map Mask register
22 %define READ_MAP        04h               ;index in GC of the Read Map register
23 %define BIT_MASK        08h               ;index in GC of Bit Mask register
24
25 %define SC_INDEX        3c4h             ;Index register for sequencer ctrl.
26 %define SC_MAP_MASK     2                ;Number of map mask register
27
28 %define SC_INDEX        3c4h             ;Index register for sequencer ctrl.
29 %define SC_MAP_MASK     2                ;Number of map mask register
30 %define SC_MEM_MODE     4                ;Number of memory mode register
31
32 %define GC_INDEX        3ceh             ;Index register for graphics ctrl.
33 %define GC_READ_MAP     4                ;Number of read map register
34 %define GC_GRAPH_MODE   5                ;Number of graphics mode register
35 %define GC_MISCELL      6                ;Number of miscellaneous register
36
37 %define CRTC_INDEX      3d4h             ;Index register for CRT controller
38 %define CC_MAX_SCAN     9                ;Number of maximum scan line reg.
39 %define CC_START_HI     0Ch              ;Number of start address high register
40 %define CC_START_LO     0Dh              ;Number of start address low register
41 %define CC_UNDERLINE    14h              ;Number of underline register
42 %define CC_MODE_CTRL    17h              ;Number of mode control register
43 %define CRTC_OFFSET     13h     ; CRTC offset register index
44
45 %define DAC_WRITE_ADR   3C8h             ;DAC write address
46 %define DAC_READ_ADR    3C7h             ;DAC read address
47 %define DAC_DATA        3C9h             ;DAC data register
48
49 %define VERT_RESCAN     3DAh             ;Input status register #1